

### GYC9643

# 低功耗、250MSPS、集成双通道 14 位 ADC

#### 概述

GYC9643 是一款 14 位、集成双通道流水线型模数转换器(ADC),采样率最高达 250MSPS,旨在为低成本、小尺寸、宽带宽、多功能通信应用提供解决方案。

GYC9643 内核采用七级差分流水线结构,并 集成了数字校准逻辑以及输出纠错逻辑,以实现 更好的 SNR 和 SFDR 性能。输入方面:该款 AD C 支持宽带宽输入,方便用户灵活选择输入范围。 输出方面:采用 14 位 LVDS 并口输出,两通道数 据采用交错或者复用的方式进行输出。外围电路 方面:内部集成精密电压基准且可提供输入共模 电压,可简化外围电路设计。配置方面:通过三 线 SPI 接口,可轻松实现所有功能配置。

GYC9643 采用独有的专利技术,大幅优化了功耗性能。在 250MSPS 采样率下工作,典型功耗仅为 322mW。同时芯片还支持断电模式,在该模式下功耗会大幅降至 4.9mW。

## 应用领域

- 通信设备
- I/Q解调系统
- 智能天线系统
- 超声设备
- 数据采集系统

### 特性说明

- 1.8V 模拟/数字电源
- LVDS (ANSI-644 电平)输出
- 片内精密电压基准
- 三线 SPI 接口
- 采样率高达 250MSPS
- 性能:

SNR: 典型值为 69.4dBFS(185MHz) SFDR: 典型值为 80dBc(185MHz) 输入噪声: -150dBFS/Hz(185MHz) 通道间隔离度: 90dB(100MHz) 总功耗: 322mW

- 灵活的模拟输入范围: 1.4V<sub>P-P</sub> ~ 2V<sub>P-P</sub>
- 最大 625MHz 时钟输入频率,支持 1 到 8 分 频模式
- QFN64 9mm x 9mm 封装
- CQFP64 10mm x 10mm 封装

## 技术说明

#### 内部功能框图



引脚定义 (交错方式)



QFN64/CQFP64 引脚定义图(交错方式)

#### GYC9643

### 表 1 GYC9643 引脚定义(交错方式)

| 引脚序号                      | 引脚名称       | 引脚类型 | 说 明                   |  |  |  |  |
|---------------------------|------------|------|-----------------------|--|--|--|--|
| 1                         | CLK+       | Al   | ADC差分时钟输入(+)          |  |  |  |  |
| 2                         | CLK-       | Al   | ADC差分时钟输入(-)          |  |  |  |  |
| 3                         | SYNC       | DI   | 数字同步端口配置              |  |  |  |  |
| 4, 5, 6, 7,<br>55, 56, 58 | DNC        | NC   | 浮空,不需要连接              |  |  |  |  |
| 8                         | D0- (LSB)  | DO   | 通道A/通道B,LVDS模式输出数据0   |  |  |  |  |
| 9                         | D0+ (LSB)  | DO   | 通道A/通道B,LVDS模式输出数据0   |  |  |  |  |
| 10, 19, 28,<br>37         | $DRV_{DD}$ | PWR  | 数字电源(1.8V)            |  |  |  |  |
| 11                        | D1-        | DO   | 通道A/通道B,LVDS模式输出数据1   |  |  |  |  |
| 12                        | D1+        | DO   | 通道A/通道B,LVDS模式输出数据1   |  |  |  |  |
| 13                        | D2-        | DO   | 通道A/通道B,LVDS模式输出数据2   |  |  |  |  |
| 14                        | D2+        | DO   | 通道A/通道B,LVDS模式输出数据2   |  |  |  |  |
| 15                        | D3-        | DO   | 通道A/通道B,LVDS模式输出数据3   |  |  |  |  |
| 16                        | D3+        | DO   | 通道A/通道B,LVDS模式输出数据3   |  |  |  |  |
| 17                        | D4-        | DO   | 通道A/通道B,LVDS模式输出数据4   |  |  |  |  |
| 18                        | D4+        | DO   | 通道A/通道B,LVDS模式输出数据4   |  |  |  |  |
| 20                        | D5-        | DO   | 通道A/通道B,LVDS模式输出数据5   |  |  |  |  |
| 21                        | D5+        | DO   | 通道A/通道B,LVDS模式输出数据5   |  |  |  |  |
| 22                        | D6-        | DO   | 通道A/通道B,LVDS模式输出数据6   |  |  |  |  |
| 23                        | D6+        | DO   | 通道A/通道B,LVDS模式输出数据6   |  |  |  |  |
| 24                        | DCO-       | DO   | 通道A/通道B, LVDS模式数据时钟输出 |  |  |  |  |
| 25                        | DCO+       | DO   | 通道A/通道B, LVDS模式数据时钟输出 |  |  |  |  |
| 26                        | D7-        | DO   | 通道A/通道B,LVDS模式输出数据7   |  |  |  |  |
| 27                        | D7+        | DO   | 通道A/通道B,LVDS模式输出数据7   |  |  |  |  |
| 29                        | D8-        | DO   | 通道A/通道B,LVDS模式输出数据8   |  |  |  |  |
| 30                        | D8+        | DO   | 通道A/通道B,LVDS模式输出数据8   |  |  |  |  |
| 31                        | D9-        | DO   | 通道A/通道B,LVDS模式输出数据9   |  |  |  |  |
| 32                        | D9+        | DO   | 通道A/通道B,LVDS模式输出数据9   |  |  |  |  |
| 33                        | D10-       | DO   | 通道A/通道B,LVDS模式输出数据10  |  |  |  |  |
| 34                        | D10+       | DO   | 通道A/通道B,LVDS模式输出数据10  |  |  |  |  |
| 35                        | D11-       | DO   | 通道A/通道B,LVDS模式输出数据11  |  |  |  |  |
| 36                        | D11+       | DO   | 通道A/通道B,LVDS模式输出数据11  |  |  |  |  |
| 38                        | D12-       | DO   | 通道A/通道B,LVDS模式输出数据12  |  |  |  |  |
| 39                        | D12+       | DO   | 通道A/通道B,LVDS模式输出数据12  |  |  |  |  |
| 40                        | D13- (MSB) | DO   | 通道A/通道B,LVDS模式输出数据13  |  |  |  |  |
| 41                        | D13+ (MSB) | DO   | 通道A/通道B,LVDS模式输出数据13  |  |  |  |  |
| 42                        | OR-        | DO   | 通道A/通道B,LVDS模式超量程输出   |  |  |  |  |
| 43                        | OR+        | DO   | 通道A/通道B,LVDS模式超量程输出   |  |  |  |  |
| 44                        | SCLK       | DI   | SPI串行时钟               |  |  |  |  |
|                           |            |      |                       |  |  |  |  |

| 引脚序号                                 | 引脚名称               | 引脚类型 | 说 明                                          |
|--------------------------------------|--------------------|------|----------------------------------------------|
| 45                                   | SDIO               | DI/O | SPI串行数据                                      |
| 46                                   | CSB                | DI   | SPI片选配置,低电平有效                                |
| 47                                   | OEB                | DI   | 输出使能端口,低电平有效                                 |
| 48                                   | PDWN               | DI   | 断电模式控制,高电平有效基于SPI模式,可配置为断电模式或待机模式            |
| 49, 50, 53,<br>54, 59, 60,<br>63, 64 | $AV_DD$            | PWR  | 模拟电源(1.8V)                                   |
| 51                                   | $V_{IN+}A$         | Al   | 通道A差分模拟输入(+)                                 |
| 52                                   | V <sub>IN</sub> -A | Al   | 通道A差分模拟输入(-)                                 |
| 57                                   | V <sub>CM</sub>    | А    | 模拟输入的共模电平输出,该管脚与地之间需要连接 <b>0.1μF</b><br>去耦电容 |
| 61                                   | V <sub>IN</sub> -B | Al   | 通道B差分模拟输入(-)                                 |
| 62                                   | V <sub>IN+</sub> B | Al   | 通道B差分模拟输入(+)                                 |

### 引脚定义 (复用方式)



QFN64/CQFP64 引脚定义图(复用方式)

表 2 GYC9643 引脚定义(复用方式)

| 引脚序号 | 引脚名称 | 引脚类型 | 说 明          |  |  |  |
|------|------|------|--------------|--|--|--|
| 1    | CLK+ | Al   | ADC差分时钟输入(+) |  |  |  |
| 2    | CLK- | Al   | ADC差分时钟输入(-) |  |  |  |

| 引脚序号                | 引脚名称              | 引脚类型 | 说 明                   |
|---------------------|-------------------|------|-----------------------|
| 3                   | SYNC              | DI   | 数字同步端口配置              |
| 4, 5, 55,<br>56, 58 | DNC               | NC   | 浮空,不需要连接              |
| 6                   | ORB-              | DO   | 通道B超量程输出,DCO上升沿有效     |
| 7                   | ORB+              | DO   | 通道B超量程输出,DCO上升沿有效     |
| 8                   | B_D0-/D1- (LSB)   | DO   | 通道B,LVDS模式输出数据0/数据1   |
| 9                   | B_D0+/D1+ (LSB)   | DO   | 通道B,LVDS模式输出数据0/数据1   |
| 10, 19, 28,<br>37   | $DRV_{DD}$        | PWR  | 数字电源(1.8V)            |
| 11                  | B_D2-/D3-         | DO   | 通道B,LVDS模式输出数据2/数据3   |
| 12                  | B_D2+/D3+         | DO   | 通道B,LVDS模式输出数据2/数据3   |
| 13                  | B_D4-/D5-         | DO   | 通道B,LVDS模式输出数据4/数据5   |
| 14                  | B_D4+/D5+         | DO   | 通道B,LVDS模式输出数据4/数据5   |
| 15                  | B_D6-/D7-         | DO   | 通道B,LVDS模式输出数据6/数据7   |
| 16                  | B_D6+/D7+         | DO   | 通道B,LVDS模式输出数据6/数据7   |
| 17                  | B_D8-/D9-         | DO   | 通道B,LVDS模式输出数据8/数据9   |
| 18                  | B_D8+/D9+         | DO   | 通道B,LVDS模式输出数据8/数据9   |
| 20                  | B_D10-/D11-       | DO   | 通道B,LVDS模式输出数据10/数据11 |
| 21                  | B_D10+/D11+       | DO   | 通道B,LVDS模式输出数据10/数据11 |
| 22                  | B_D12-/D13- (MSB) | DO   | 通道B,LVDS模式输出数据12/数据13 |
| 23                  | B_D12+/D13+ (MSB) | DO   | 通道B,LVDS模式输出数据12/数据13 |
| 24                  | DCO-              | DO   | 通道A/通道B, LVDS模式数据时钟输出 |
| 25                  | DCO+              | DO   | 通道A/通道B, LVDS模式数据时钟输出 |
| 26                  | A_D0-/D1- (LSB)   | DO   | 通道A,LVDS模式输出数据0/数据1   |
| 27                  | A_D0+/D1+ (LSB)   | DO   | 通道A,LVDS模式输出数据0/数据1   |
| 29                  | A_D2-/D3-         | DO   | 通道A,LVDS模式输出数据2/数据3   |
| 30                  | A_D2+/D3+         | DO   | 通道A,LVDS模式输出数据2/数据3   |
| 31                  | A_D4-/D5-         | DO   | 通道A,LVDS模式输出数据4/数据5   |
| 32                  | A_D4+/D5+         | DO   | 通道A,LVDS模式输出数据4/数据5   |
| 33                  | A_D6-/D7-         | DO   | 通道A,LVDS模式输出数据6/数据7   |
| 34                  | A_D6+/D7+         | DO   | 通道A,LVDS模式输出数据6/数据7   |
| 35                  | A_D8-/D9-         | DO   | 通道A,LVDS模式输出数据8/数据9   |
| 36                  | A_D8+/D9+         | DO   | 通道A,LVDS模式输出数据8/数据9   |
| 38                  | A_D10-/D11-       | DO   | 通道A,LVDS模式输出数据10/数据11 |
| 39                  | A_D10+/D11+       | DO   | 通道A,LVDS模式输出数据10/数据11 |
| 40                  | A_D12-/D13- (MSB) | DO   | 通道A,LVDS模式输出数据12/数据13 |
| 41                  | A_D12+/D13+ (MSB) | DO   | 通道A,LVDS模式输出数据12/数据13 |
| 42                  | ORA-              | DO   | 通道A超量程输出,DCO上升沿有效     |
| 43                  | ORA+              | DO   | 通道A超量程输出,DCO上升沿有效     |
| 44                  | SCLK              | DI   | SPI串行时钟               |
| 45                  | SDIO              | DI/O | SPI串行数据               |

| 引脚序号                                 | 引脚名称               | 引脚类型 | 说 明                                   |
|--------------------------------------|--------------------|------|---------------------------------------|
| 46                                   | CSB                | DI   | SPI片选配置,低电平有效                         |
| 47                                   | OEB                | DI   | 输出使能端口,低电平有效                          |
| 48                                   | PDWN               | DI   | 断电模式控制,高电平有效基于SPI模式,可配置为断电模<br>式或待机模式 |
| 49, 50, 53,<br>54, 59, 60,<br>63, 64 | $AV_{DD}$          | PWR  | 模拟电源(1.8V)                            |
| 51                                   | V <sub>IN+</sub> A | Al   | 通道A差分模拟输入(+)                          |
| 52                                   | V <sub>IN</sub> -A | Al   | 通道A差分模拟输入(-)                          |
| 57                                   | V <sub>CM</sub>    | А    | 模拟输入的共模电平输出,该管脚与地之间需要连接0.1μF<br>去耦电容  |
| 61                                   | V <sub>IN</sub> -B | Al   | 通道B差分模拟输入(-)                          |
| 62                                   | V <sub>IN+</sub> B | Al   | 通道B差分模拟输入(+)                          |

## 绝对最大额定值

| 工作温度 ······                                                                                                                                       |
|---------------------------------------------------------------------------------------------------------------------------------------------------|
| 存储温度 ······ -65°C ~ +150°C                                                                                                                        |
| 结温 ······ 150°C                                                                                                                                   |
| $AV_{DD}$ , $DRV_{DD}$ ~ $AGND$ ····································                                                                              |
| $V_{\text{IN+}}A/V_{\text{IN+}}B \sim AGND$                                                                                                       |
| $V_{\text{IN-}}A/V_{\text{IN-}}B \sim AGND$                                                                                                       |
| $\label{eq:clk-clk-sync} \text{CLK+/CLK-,SYNC,V}_{\text{CM}} \sim \text{AGND}  \cdots \\ -0.3 \text{V} \sim \text{AV}_{\text{DD}} + 0.2 \text{V}$ |
| CSB、SCLK、OEB、PDWN、OR+/OR- ~ AGND $\cdots -0.3$ V ~ DRV <sub>DD</sub> +0.3V                                                                        |
| D0~D13、DCO+/DCO- ~ AGND ······ -0.3V ~ V <sub>CC</sub> +0.3V                                                                                      |
| HBM ····· 1500V                                                                                                                                   |
| CDM 250V                                                                                                                                          |

# 参数列表

默认测试条件:  $AV_{DD}$  = 1.8V、 $DRV_{DD}$  = 1.8V、 $T_A$  = -40 $^{\circ}$ C ~ +85 $^{\circ}$ C、1.75Vpp 满量程输入。

| 参数     | 测试条件 | 最小 | 典型   | 最大       | 单位     |
|--------|------|----|------|----------|--------|
| 直流精度   |      |    |      |          |        |
| DNL    | -    | _  | ±0.5 | ±0.75    | LSB    |
| INL    | -    | _  | ±1.9 | ±3.5     | LSB    |
| 分辨率    | _    | 14 | ı    | ı        | Bits   |
| 失调误差   | _    | _  | ±0.5 | ±10      | mV     |
| 增益误差   | _    | _  | ı    | ±7       | %FSR   |
| 失调误差匹配 | _    | _  | ±0.3 | ±13      | mV     |
| 增益误差匹配 | _    | _  | _    | -2.5/3.5 | %FSR   |
| 失调误差温漂 | -    | -  | 3.1  | ı        | ppm/°C |
| 增益误差温漂 | -    | _  | -    | 150      | ppm/°C |

| 参数              | 测试条件                                                   | 最小   | 典型    | 最大 | 单位   |
|-----------------|--------------------------------------------------------|------|-------|----|------|
| 动态性能            | •                                                      |      |       |    |      |
| SNR             | $f_{IN} = 30MHz$ , -1dBFS, $T_A = 25$ °C               | _    | 71    | -  | dBFS |
| SNR             | $f_{IN} = 90MHz$ , -1dBFS, $T_A = 25$ °C               | -    | 70.3  | -  | dBFS |
|                 | f <sub>IN</sub> = 90MHz, -1dBFS                        | -    | 67.3  | -  | dBFS |
|                 | $f_{IN} = 140MHz$ , -1dBFS, $T_A = 25$ °C              | -    | 69.9  | -  | dBFS |
|                 | $f_{IN} = 185MHz$ , -1dBFS, $T_A = 25$ °C              | -    | 69.4  | -  | dBFS |
|                 | f <sub>IN</sub> = 185MHz,-1dBFS                        | -    | 67    | -  | dBFS |
|                 | $f_{IN} = 220MHz$ , -1dBFS, $T_A = 25$ °C              | -    | 69    | -  | dBFS |
|                 | $f_{IN} = 30MHz$ , -1dBFS, $T_A = 25$ °C               | -    | 70.8  | -  | dBFS |
|                 | f <sub>IN</sub> = 90MHz, -1dBFS, T <sub>A</sub> = 25°C | -    | 70    | -  | dBFS |
|                 | f <sub>IN</sub> = 90MHz, -1dBFS                        | -    | 66.7  | -  | dBFS |
| SNDR            | $f_{IN} = 140MHz$ , -1dBFS, $T_A = 25$ °C              | -    | 69.5  | -  | dBFS |
|                 | $f_{IN} = 185MHz$ , -1dBFS, $T_A = 25$ °C              | -    | 69    | -  | dBFS |
|                 | f <sub>IN</sub> = 185MHz,-1dBFS                        | -    | 66.5  | -  | dBFS |
|                 | $f_{IN} = 220MHz$ , -1dBFS, $T_A = 25$ °C              | -    | 68.5  | -  | dBFS |
|                 | $f_{IN} = 30MHz$ , -1dBFS, $T_A = 25$ °C               | -    | 11.5  | -  | Bits |
|                 | f <sub>IN</sub> = 90MHz, -1dBFS, T <sub>A</sub> = 25°C | 10.8 | 11.3  | -  | Bits |
| ENOB            | $f_{IN} = 140MHz$ , -1dBFS, $T_A = 25$ °C              | -    | 11.3  | -  | Bits |
|                 | $f_{IN} = 185MHz$ , -1dBFS, $T_A = 25$ °C              | 10.8 | 11.1  | -  | Bits |
|                 | $f_{IN} = 220MHz$ , -1dBFS, $T_A = 25$ °C              | -    | 11.1  | -  | Bits |
|                 | $f_{IN} = 30MHz$ , -1dBFS, $T_A = 25$ °C               | -    | -88.8 | -  | dBc  |
|                 | f <sub>IN</sub> = 90MHz, -1dBFS, T <sub>A</sub> = 25°C | -    | -81.8 | -  | dBc  |
|                 | f <sub>IN</sub> = 90MHz, -1dBFS                        | -    | -75.7 | -  | dBc  |
| 第二或第三谐波         | $f_{IN} = 140MHz$ , -1dBFS, $T_A = 25$ °C              | -    | -83.1 | -  | dBc  |
|                 | $f_{IN} = 185MHz$ , -1dBFS, $T_A = 25$ °C              | -    | -80   | -  | dBc  |
|                 | f <sub>IN</sub> = 185MHz, -1dBFS                       | -    | -75.9 | -  | dBc  |
|                 | $f_{IN} = 220MHz$ , -1dBFS, $T_A = 25$ °C              | -    | -78.6 | -  | dBc  |
|                 | $f_{IN} = 30MHz$ , -1dBFS, $T_A = 25$ °C               | -    | 88.8  | -  | dBc  |
|                 | $f_{IN} = 90MHz$ , -1dBFS, $T_A = 25$ °C               | -    | 81.8  | -  | dBc  |
|                 | f <sub>IN</sub> = 90MHz, -1dBFS                        | -    | 75.7  | -  | dBc  |
| SFDR            | $f_{IN} = 140MHz$ , -1dBFS, $T_A = 25$ °C              | -    | 83.1  | -  | dBc  |
|                 | $f_{IN} = 185MHz$ , -1dBFS, $T_A = 25$ °C              | _    | 80    | _  | dBc  |
|                 | f <sub>IN</sub> = 185MHz, -1dBFS                       |      | 75.9  | -  | dBc  |
|                 | $f_{IN} = 220MHz$ , -1dBFS, $T_A = 25$ °C              | _    | 78.6  | _  | dBc  |
|                 | $f_{IN} = 30MHz$ , -1dBFS, $T_A = 25$ °C               | -    | -92   | -  | dBc  |
|                 | $f_{IN} = 90MHz$ , -1dBFS, $T_A = 25$ °C               |      | -93.6 | _  | dBc  |
| <b>逃冲走丸冲</b> 户口 | f <sub>IN</sub> = 90MHz, -1dBFS                        | _    | -82   | _  | dBc  |
| 谐波或杂波信号         | $f_{IN} = 140MHz$ , -1dBFS, $T_A = 25$ °C              | -    | -85.1 | -  | dBc  |
|                 | $f_{IN} = 185MHz$ , -1dBFS, $T_A = 25$ °C              |      | -88.5 | -  | dBc  |
|                 | f <sub>IN</sub> = 185MHz, -1dBFS                       | _    | -85.4 | -  | dBc  |

| 参数                                     | 测试条件                                                          | 最小   | 典型          | 最大      | 单位       |
|----------------------------------------|---------------------------------------------------------------|------|-------------|---------|----------|
| 谐波或杂波信号                                | $f_{IN} = 220MHz$ , -1dBFS, $T_A = 25$ °C                     | -    | -85.8       | -       | dBc      |
| 双音信号 SFDR                              | $f_{IN} = 184.12MHz/187.12MHz$<br>-7dBFS, $T_A = 25^{\circ}C$ | _    | 88          | -       | dBc      |
| 输入参考噪声                                 | -1dBFS, T <sub>A</sub> = 25°C                                 | -    | 1.33        | -       | LSB rms  |
| 串扰 <sup>[1]</sup>                      | -                                                             | -    | 90          | -       | dB       |
| 全功率带宽[2]                               | -1dBFS, T <sub>A</sub> = 25°C                                 | -    | 1000        | -       | MHz      |
| 模拟输入                                   |                                                               |      |             |         |          |
| 输入电压                                   | -                                                             | 1.7  | 1.8         | 1.9     | V        |
| 输入电容                                   | -                                                             | -    | 2.5         | -       | pF       |
| 输入阻抗                                   | -                                                             | -    | 20          | -       | kΩ       |
| 共模电压                                   | -                                                             | -    | 0.9         | -       | V        |
| 输入时钟频率                                 | -                                                             | -    | -           | 625     | MHz      |
| 转换率                                    | -                                                             | 40   | -           | 250     | MSPS     |
| 时钟周期                                   | 不分频模式                                                         | 4    | -           | -       | ns       |
| CLK高电平脉冲                               | 不分频模式                                                         | 1.8  | 2           | 2.1     | ns       |
| 宽度                                     | 2分频到8分频模式                                                     | 0.8  | -           | -       | ns       |
| 数字输入/输出                                |                                                               | 1    | -1          |         | <u> </u> |
| 逻辑电平标准                                 | -                                                             | -    | LVDS/LVPECL | -       | -        |
| 内部共模偏置                                 | -                                                             | -    | 0.9         | -       | V        |
| 差分输入电压                                 | -                                                             | 0.3  | -           | 3.6     | Vpp      |
| 输入电压范围                                 | -                                                             | AGND | -           | $AV_DD$ | V        |
| 输入共模电压围                                | -                                                             | 0.9  | -           | 1.4     | V        |
| 高电平输入电压                                | -                                                             | 1.22 | -           | 2.1     | V        |
| 低电平输入电压                                | -                                                             | 0    | -           | 0.6     | V        |
| 高电平输入电流                                | -                                                             | -10  | -           | 70      | μΑ       |
| 低电平输入电流                                | -                                                             | -80  | -           | 5       | μА       |
| 输入电容                                   | -                                                             | -    | 5           | -       | kΩ       |
| 输入阻抗                                   | -                                                             | -    | 26          | -       | pF       |
| <b>至八松山</b> 中                          | ANSI模式                                                        | 250  | 350         | 450     | mV       |
| 差分输出电压                                 | 降低摆幅模式                                                        | 150  | 200         | 280     | mV       |
| 松山屯四七尺                                 | ANSI模式                                                        | 1.15 | 1.22        | 1.35    | V        |
| 输出失调电压                                 | 降低摆幅模式                                                        | 1.15 | 1.22        | 1.35    | V        |
| 数据传播时延<br>(t <sub>PD</sub> )           | -                                                             | _    | 6           | -       | ns       |
| DCO 传播时延<br>(t <sub>DCO</sub> )        | -                                                             | _    | 6.7         | -       | ns       |
| DCO 到数据偏移<br>(t <sub>SKEW</sub> )      | -                                                             | 0.4  | 0.7         | 1       | ns       |
| 流水线延迟                                  | -                                                             | -    | 10          | _       | Cycle    |
| 孔径延迟(t <sub>A</sub> )                  | -                                                             | -    | 1           | -       | ns       |
| 孔径不确定性<br>(抖动, <b>t</b> <sub>J</sub> ) | -                                                             | _    | 0.1         | -       | ps rms   |

| 参数                | 测试条件  | 最小  | 典型  | 最大  | 单位    |
|-------------------|-------|-----|-----|-----|-------|
| 唤醒时间              | _     | _   | 10  | -   | μs    |
| <b>突</b> 胜时间      |       | _   | 250 | ı   | μs    |
| 超量程恢复时间           | -     | _   | 3   | -   | Cycle |
| 电源要求              |       |     |     |     |       |
| $AV_DD$           | _     | 1.7 | 1.8 | 1.9 | V     |
| $DRV_{DD}$        | _     | 1.7 | 1.8 | 1.9 | V     |
| IAV <sub>DD</sub> | _     | _   | 91  | ı   | mA    |
| $IDRV_{DD}$       | _     | _   | 113 | _   | mA    |
|                   | 正弦波输入 | _   | 322 | -   | mW    |
| 功耗                | 待机模式  | _   | 28  | ı   | mW    |
|                   | 断电模式  | _   | 4.9 | -   | mW    |

注 $^{[1]}$ : 串扰在 100MHz 输入信号频率下进行测量,一个通道上输入为 1dBFS,另一个通道上无输入。

# 时序规格

## 通用时序规格

| 参数                    | 最小 | 典型  | 最大 | 单位 | 描述                                 |  |
|-----------------------|----|-----|----|----|------------------------------------|--|
| tsynclkst             | 1  | 0.3 | -  | ns | SYNC 到 CLK 上升沿的建立时间                |  |
| tsynclkhd             | 1  | 0.4 | _  | ns | SYNC 到 CLK 上升沿的保持时间                |  |
| t <sub>DATSCKST</sub> | 2  | _   | -  | ns | 数据到 SCLK 上升沿的建立时间                  |  |
| t <sub>DATSCKHD</sub> | 2  | _   | -  | ns | 数据到 SCLK 上升沿的保持时间                  |  |
| tsck                  | 40 | _   | _  | ns | SCLK 周期                            |  |
| tcsbcsckst            | 2  | _   | -  | ns | CSB 到 SCLK 的建立时间                   |  |
| tcsbsckhd             | 2  | _   | _  | ns | CSB 到 SCLK 的保持时间                   |  |
| tsckhcyc              | 10 | _   | _  | ns | SCLK 高电平下的最小时钟周期                   |  |
| tscklcyc              | 10 | _   | -  | ns | SCLK 低电平下的最小时钟周期                   |  |
| tsdiosckdwn           | 10 | -   | -  | ns | SDIO 管脚从输入切换到与 SCLK 下降沿相关的输出所需要的时间 |  |
| tsdiosckup            | 10 | -   | -  | ns | SDI 管脚从输出切换到与 SCLK 上升沿相关的输入所需要的时间  |  |

注<sup>[2]</sup>: 全功率带宽是指运行时能满足相应 ADC 性能的带宽。





图 2 SYNC 时序输入图

## 典型特征





## 工作原理

GYC9643 是一款双通道 14 位 ADC。该设计既可以通过两个独立天线对同一个载波进行信号采样转换,也可以对两个不同的输入信号进行采样转换。通过在输入端增加合适的低通或者带通滤波器,可对直流到 300MHz 范围内的信号进行无损的采样转换。

GYC9643 支持同步功能,可以在多芯片之间进行采样同步。

#### ADC 结构

GYC9643 是一个流水线开关电容 ADC。输入信号经过七级转换,且每一级的量化结果经过数字校准逻辑,最终输出 14 位转换结果。在流水线结构中,第一级对输入信号进行采样,后面每级对前一级输出采样。

流水线的每级均由一个低分辨率 Flash ADC 和一个级间残差放大器组成(最后一级除外,最后一级仅包括一个 Flash ADC)。放大器用于放大本级输入信号与 Flash ADC 转换结果之差,用于流水线工作流程的下一级采样。每级均使用一冗余位用于数字校正。



#### 模拟输入

GYC9643 的输入端采用差分开关电容电路。输入时钟为两相不交叠时钟,因此开关电容电路在采样模式和转换模式之间进行切换(如图 14 所示)。外部信号源需要有足够的驱动能力,以便在采样模式下,能够完成对采样电容的充电并达到稳定。输入端串联一个小电阻,将有助于降低驱动源输出级产生的瞬变电流的峰值。可在输入端放置一个并联电容,以提供动态充电电流。另外该无源电路在 GYC9643 的输入端构成了一个低通滤波器,因此精确的电阻电容值需要根据具体应用来计算确定。此外,并联电容和驱动源的输出阻抗结合,会限制输入带宽。因此在中频欠采样应用中,应尽量减小并联电容。为获得最佳动态性能,驱动 V<sub>IN</sub>+和 V<sub>IN</sub>-的源阻抗应匹配,且输入应保持差分平衡。



图 14 开关电容输入

#### 输入共模

GYC9643 的模拟输入不存在内部直流偏置。在交流耦合应用中,必须从外部提供该偏置,GYC9643 设计中包含了共模电压基准。推荐使用  $V_{CM}$  电压(通常为  $0.5AV_{DD}$ )来设置模拟输入的共模电压,以实现最佳性能。 $V_{CM}$  管脚与地之间必须连接  $0.1\mu F$  去耦电容。该去耦电容应靠近管脚放置,以尽可能减少管脚和电容之间的串联电阻和电感。

#### 差分输入

为了得到最佳性能,需要设计合适的差分输入驱动电路。对于基带应用,GYC9643 全差分放大器是理想选择。

可以利用 GYC9643 的 V<sub>CM</sub>管脚配置它的输出共模电压(参见图 15),将 ADC 驱动器配置为 Sallen-Key 滤波器拓扑结构,以限制输入信号的带宽。



图 15 使用 GYC9643 进行差分输入配置

有源驱动器均会带来加性噪声,要实现最优的 SNR 性能,推荐采用差分变压器作为 ADC 的输入前级。可将 GYC9643 的  $V_{CM}$  电压连接至变压器次级绕组的中心抽头,以提供 ADC 所需的模拟输入电压偏置(参见图 16)。



图 16 差动变压器耦合配置

选择变压器时,必须考虑输入信号特性。大多数射频变压器在频率低于几兆赫兹或者输入信号功率过大时造成磁芯饱和,导致失真。输入频率在第二及以上奈奎斯特区时,大多数放大器的噪声性能已经恶化到不足以体现 GYC9643 的真实 SNR 性能。对于以 SNR 为关键参数的应用,推荐将差分双巴伦耦合作为输入配置(参见图 17)。在该配置下,输入为交流耦合,通过一个  $33\Omega$  的电阻为每个输入提供  $V_{CM}$  电压。这些电阻经过巴伦阻抗变换后,为驱动器提供  $50\Omega$  阻抗匹配。

在双巴伦和变压器配置中,输入电容和电阻的值取决于输入频率和源阻抗。表 3 显示了针对不同输入 频率范围设置 RC 网络的推荐值。

说明:表 3 中的值是针对图 16 和图 17 中的每个  $R_1$ 、 $R_2$ 、 $C_2$  和  $R_3$  器件。

表 3 RC 网络示例

| 频率范围(MHz) | R <sub>1</sub> (Ω) | C <sub>1</sub> (pF) | $R_2(\Omega)$ | C <sub>2</sub> (pF) | R <sub>3</sub> (Ω) |
|-----------|--------------------|---------------------|---------------|---------------------|--------------------|
| 0 ~ 100   | 33                 | 8.2                 | 0             | 15                  | 49.9               |
| 100 ~ 300 | 15                 | 3.9                 | 0             | 8.2                 | 49.9               |



图 17 差分双巴比伦输入配置

#### 电压基准

GYC9643 内置精密电压基准。可通过 SPI 接口改变基准电压来调节全量程输入范围。

#### 时钟输入

为了获得最优性能,GYC9643 采样时钟 CLK+和 CLK-应使用差分信号输入。该信号通常通过变压器或电容交流耦合到 CLK+和 CLK-管脚。这些管脚内部存在偏置,因此无需外部偏置(参见图 18)。



图 18 简易等效时钟输入电路

#### 时钟输入选项

GYC9643 具有非常灵活的时钟输入结构。时钟输入可以是 LVDS、CMOS、LVPECL 或正弦波信号。 无论使用何种信号类型,均需关注时钟源抖动(参见抖动)。

图 19 和图 20 展示了 GYC9643 两种优选时钟方式(时钟频率高达 625MHz)。低抖动时钟源通过射频巴伦或射频变压器从单端信号转换为差分信号。

建议使用射频巴伦配置 125MHz~625MHz 范围内的时钟频率,使用射频变压器配置 10MHz~200MHz 范围内的时钟频率。跨次级变压器的背靠背肖特基二极管将 GYC9643 的时钟差分输入幅度限制 0.8V<sub>P-P</sub>。该电路可以防止较大的时钟电压摆幅馈送到其他部分,但是又可以通过较短的上升下降时间来实现低抖动性能,从而有助于较好的 SNR 性能。



图 19 变压器耦合差分时钟



图 20 差分 PECL 采样时钟

#### 抖动

高速、高分辨率 GYC9643 对时钟输入品质较敏感。可通过以下公式计算特定输入频率( $f_{IN}$ )下抖动( $t_{I}$ )引起的 SNR 恶化: SNR = -20log( $2\pi \times f_{IN} \times t_{IRMS}$ )dB

公式中 RMS 孔径抖动代表所有抖动源的均方根,包括时钟输入、模拟输入信号以及 GYC9643 自身的抖动。中频欠采样应用对抖动尤其敏感。

GYC9643 的时钟输入设计同模拟输入通道设计一样重要,需要特别重视。因为时钟抖动会直接影响 ADC 的动态范围。时钟驱动器的电源应与输出驱动器电源区分开,以避免数字电源噪声影响时钟信号。低 抖动晶体振荡器是时钟源的最佳选择。

## 数字输出

GYC9643 输出驱动器可配置为 ANSI LVDS 或使用 1.8V 数字电源降低驱动 LVDS。

#### 数字输出使能功能(OEB)

GYC9643 对数字输出管脚具有灵活的三态能力。可通过 OEB 管脚或 SPI 接口配置输出管脚的状态。如果 OEB 管脚为低电平,则输出数据驱动器使能。如果 OEB 管脚为高电平,输出置于高阻抗状态。该 OEB 功能不能用于快速访问数据总线。OEB 以 DRVDD 为基准电源,不得超过该电源值。当使用 SPI 接口时,通过配置 0x14 寄存器的输出使能位(BIT4),每个通道的数据输出均可独立呈现为三态。由于输出数据是交错的,如果两个通道中只有一个被禁用,则另一个通道的数据会在时钟的上升沿和下降沿上重复输出。

#### 时序

GYC9643 在采样之后,延迟 10 个采样周期输出数据,该数据在时钟上升沿进行锁存,并经过一个传播延时后可以被读出。

应将输出数据线和负载的长度最小化,以避免对转换器动态性能的影响。该瞬态会降低转换器的动态性能,最低转换率为 20MSPS。

#### 数据时钟输出(DCO)

用于捕获 ADC 的输出数据。为满足捕获数据的建立和保持时间要求,此 DCO 的延时可调,具体调节可参见表 5。图 1显示了 GYC9643 输出模式下的时序图。

### 超量程(OR)

当在 GYC9643 输入端检测到超量程时,超量程输出为高电平。超量程条件由流水线输出端确定。检测到超量程时,将在 10 个周期后通过 OR 位来指示。

表 4 输出数据格式

| 输入 (V)                              | V <sub>IN+</sub> ~ V <sub>IN-</sub> ,输入范围 1.75V <sub>P-P</sub> (V) | 二进制移码输出模式 |      |      |      | 二进制补码模式(默认) |      |      |      | OR |
|-------------------------------------|--------------------------------------------------------------------|-----------|------|------|------|-------------|------|------|------|----|
| V <sub>IN+</sub> ~ V <sub>IN-</sub> | < -0.875                                                           | 00        | 0000 | 0000 | 0000 | 10          | 0000 | 0000 | 0000 | 1  |
| $V_{IN+} \sim V_{IN-}$              | -0.875                                                             | 00        | 0000 | 0000 | 0000 | 10          | 0000 | 0000 | 0000 | 0  |
| $V_{IN+} \sim V_{IN-}$              | 0                                                                  | 10        | 0000 | 0000 | 0000 | 10          | 0000 | 0000 | 0000 | 0  |
| V <sub>IN+</sub> ~ V <sub>IN-</sub> | 0.875                                                              | 11        | 1111 | 1111 | 1111 | 01          | 1111 | 1111 | 1111 | 0  |
| $V_{IN+} \sim V_{IN-}$              | > 0.875                                                            | 11        | 1111 | 1111 | 1111 | 01          | 1111 | 1111 | 1111 | 1  |

### 功能与模式

#### 功耗模式和待机模式

GYC9643 的功耗与其采样率成比例。通过置位 PDWN(通过 SPI 接口或将 PDWN 管脚置高)可使 其进入断电模式。该模式下的典型功耗为 10mW,输出驱动器处于高阻抗状态。将 PDWN 管脚置低,可 使其恢复到正常运行状态。PDWN 以数字输出驱动器电源(DRV<sub>DD</sub>)为基准,不得超过该电源。断电模式 下的低功耗是通过关闭基准电压源、基准电压缓冲器、偏置网络和时钟来实现的。断电模式下,内部电容 会放电,恢复正常运行状态后必须重新充电。因此,唤醒时间与断电时长相关,较短的断电周期会导致唤 醒时间成比例缩短。使用 SPI 接口时,用户可将其设置为断电模式或待机模式。待机模式下,内部基准不 关闭,以实现较快的唤醒时间。更多信息,参见寄存器。

#### 通道/芯片同步功能

GYC9643 具有同步输入功能,用户可灵活选择同步方式来对多个芯片内部的分频器等电路进行同步操作。通过配置 0x3A 寄存器,可在同步信号单次出现或每次出现时同步分频器。同步输入在内部与采样时钟同步。但是,为了避免定时不确定性,同步输入信号应与输入时钟信号同步。同步输入信号(SYNC)在内部会与采样时钟同步。但是为了避免定时的不确定性,推荐采用本身与输入时钟信号同步的 SYNC 信号。

#### SPI接口

SPI 接口存在两种工作模式。第一种为流式传输模式,通过将 CSB 管脚保持在低电平,永久使能 SPI 接口。第二种为总线模式,可以控制 CSB 管脚为高电平来关闭 SPI 接口使能,此时 SPI 接口将不再解析外部指令,SDIO 管脚会变为高阻抗模式。不建议在数据转换器工作时,使能 SPI 接口。由于 SCLK 信号、CSB 信号、SDIO 信号通常与 GYC9643 时钟异步,来自这些信号的噪声会降低转换器性能。如果 PCB 板上 SPI 接口总线用于其他芯片,有必要在该总线和 GYC9643 之间配置缓冲器,以避免 SPI 总线信号干扰其正常工作。

SPI 接口时序和定义可参见图 21。CSB 的下降沿和 SCLK 的上升沿决定了起始帧。

数据可通过 MSB 模式或 LSB 模式发送, GYC9643 上电默认采用 MSB 模式, 可通过对应接口配置寄存器对模式进行更改。

SPI 通信的前 16 位是指令帧。指令帧的第一个位是读/写指示位,如果该位置高,指令帧结束后,GYC9643 将转换 SDIO 管脚为输出。W1 和 W0 两位是指令长度控制字,它们决定了指令帧后,共有W1:W0+1 个字节长度的数据将被传输。指令帧余下的 13 位则表示了待通信寄存器的地址。



图 21 SPI 接口时序图

## 寄存器

#### 传输寄存器

地址0x08到地址0x20和地址0x3A内部含有影子寄存器。写入这些地址不会立刻生效,直到将0x01写入0xFF寄存器,所有这些寄存器的值才会进行更新。寄存器的值更新后,0xFF寄存器自动清零。

#### 通道专用寄存器

0x14

0x15

0x16

OUTPUT MODE (LOC)

OUTPUT ADJUST (GLO)

CLK PHASECTRL (GLO)

地通道功能设置相关的寄存器在GYC9643内部均复制成双份,以保证通道A和通道B可以独立进行配置。双份寄存器享有同样的地址位,可通过0x05寄存器来确定配置通道A或通道B的对应寄存器。如果0x05寄存器中两个通道均使能,对于写操作,则通道A和通道B寄存器写入同样的配置;对于读操作,则只是返回通道A的对应寄存器配置。

表5中标注全局(GLO)寄存器或者某些位设置后会影响整个芯片功能,无法做到通道A和通道B单独配置,且不会被寄存器0x05所影响。标注局部(LOC)寄存器或者某些位,通道A和通道B可以通过更改寄存器0x05后独立配置。

| 地址   | 名称                  | 默认值  | 描述                                                                  |
|------|---------------------|------|---------------------------------------------------------------------|
| 0x00 | SPI CONFIG (GLO)    | 0x18 | SPI接口配置。该寄存器使用时应将高4位和低4位互为镜像,以保证不管SPI是LSB优先模式还是MSB优先模式,该寄存器均可正常配置生效 |
| 0x01 | CHIP ID (GLO)       | 0x82 | 芯片ID。只读                                                             |
| 0x02 | CHIP GRADE (GLO)    | I    | 芯片等级ID,用于区分芯片。只读                                                    |
| 0x05 | CHANNEL INDEX (GLO) | 0x03 | 通道配置使能,用以实现通道A和通道B功能独立配置                                            |
| 0x08 | POWER MODE (LOC)    | 0x00 | 芯片功耗模式配置                                                            |
| 0x0B | CLK DIVIDE (GLO)    | 0x00 | 输入时钟分频及分频相位调整                                                       |
| 0x0D | TEST MODE (LOC)     | 0x00 | 内建测试模式输出选择。当设置了该寄存器时,输出管脚将<br>输出对应的测试数据                             |
| 0x10 | OFFSET ADJUST (LOC) | 0x00 | 输出偏移调整                                                              |

表5 寄存器汇总表

配置数据的输出和格式

输出模式配置

LVDS模式输出驱动电流调整

0x05

0x01

0x00

| 地址   | 名称                      | 默认值  | 描述           |
|------|-------------------------|------|--------------|
| 0x17 | DCO OUTPUT DELAY (GLO)  | 0x00 | DCO输出延迟使能和调整 |
| 0x18 | INPUT SPAN SELECT (GLO) | 0x00 | 最大输入范围调整     |
| 0x19 | TEST PATTERN1 LSB (GLO) | 0x00 | 用户测试向量1低8位   |
| 0x1A | TEST PATTERN1 MSB (GLO) | 0x00 | 用户测试向量1高8位   |
| 0x1B | TEST PATTERN2 LSB (GLO) | 0x00 | 用户测试向量2低8位   |
| 0x1C | TEST PATTERN2 MSB (GLO) | 0x00 | 用户测试向量2高8位   |
| 0x1D | TEST PATTERN3 LSB (GLO) | 0x00 | 用户测试向量3低8位   |
| 0x1E | TEST PATTERN3 MSB (GLO) | 0x00 | 用户测试向量3高8位   |
| 0x1F | TEST PATTERN4 LSB (GLO) | 0x00 | 用户测试向量4低8位   |
| 0x20 | TEST PATTERN4 MSB (GLO) | 0x00 | 用户测试向量4高8位   |
| 0x3A | SYNC CTRL (GLO)         | 0x00 | 时钟同步控制       |
| 0xFF | TRANSFER (GLO)          | 0x00 | 同步更新配置       |

# SPI CONFIG (GLO, 0x00)

| 位 | 名称         | 访问类型 | 复位 | 描述                                      |
|---|------------|------|----|-----------------------------------------|
| 7 | RSV        | R    | 0  | 保留位                                     |
| 6 | LSB FIRST  | RW   | 0  | SPI传输顺序选择<br>0: MSB优先<br>1: LSB优先       |
| 5 | SOFT RESET | RW   | 0  | 软复位功能。启用复位,复位00地址以外的所有寄存器后,<br>该位会被自动清除 |
| 4 | RSV        | R    | 1  | 保留位                                     |
| 3 | RSV        | R    | 1  | 保留位                                     |
| 2 | SOFT RESET | RW   | 0  | 软复位功能。启用复位,复位00地址以外的所有寄存器后,<br>该位会被自动清除 |
| 1 | LSB FIRST  | RW   | 0  | SPI传输顺序选择<br>0: MSB优先<br>1: LSB优先       |
| 0 | RSV        | R    | 0  | 保留位                                     |

## CHIP ID (GLO, 0x01)

| 位   | 名称      | 访问类型 | 复位   | 描述   |
|-----|---------|------|------|------|
| 7:0 | CHIP ID | R    | 0x00 | 芯片ID |

### CHIP GRADE (GLO, 0x02)

| 位   | 名称         | 访问类型 | 复位   | 描述   |
|-----|------------|------|------|------|
| 7:0 | CHIP GRADE | R    | 0x00 | 芯片等级 |

### CHANNEL INDEX (GLO, 0x05)

| 位   | 名称    | 访问类型 | 复位   | 描述                         |
|-----|-------|------|------|----------------------------|
| 7:2 | RSV   | RW   | 0x00 | 保留位                        |
| 1   | ADC B | RW   | 1    | B通道操作使能。使能后配置LOC寄存器将在B通道生效 |
| 0   | ADC A | RW   | 1    | A通道操作使能。使能后配置LOC寄存器将在A通道生效 |

# POWER MODE (LOC, 0x08)

| 位   | 名称                   | 访问类型 | 复位  | 描述                                                              |
|-----|----------------------|------|-----|-----------------------------------------------------------------|
| 7:6 | RSV                  | RW   | 00  | 保留位                                                             |
| 5   | PDWN PIN<br>FUNCTION | RW   | 0   | 硬件PDWN管脚低功耗模式选择<br>0: 断电模式<br>1: 待机模式                           |
| 4:2 | RSV                  | RW   | 000 | 保留位                                                             |
| 1:0 | INTERNAL<br>FUNCTION | RW   | 00  | 内部软件工作模式选择(LOC)<br>00: 正常工作模式<br>01: 断电模式<br>10: 待机模式<br>11: 保留 |

## CLK DIVIDE (GLO, 0x0B)

| 位   | 名称                  | 访问类型 | 复位  | 描述                                                                                                                                          |
|-----|---------------------|------|-----|---------------------------------------------------------------------------------------------------------------------------------------------|
| 7:6 | RSV                 | RW   | 00  | 保留位                                                                                                                                         |
| 5:3 | CLK PHASE<br>ADJUST | RW   | 000 | 时钟分频相位调整<br>000: 无延迟<br>001: 1个输入时钟周期<br>010: 2个输入时钟周期<br>011: 3个输入时钟周期<br>100: 4个输入时钟周期<br>101: 5个输入时钟周期<br>110: 6个输入时钟周期<br>111: 7个输入时钟周期 |
| 2:0 | CLK DIVIDE RTO      | RW   | 000 | 时钟分频调整<br>000: 1分频<br>001: 2分频<br>010: 3分频<br>011: 4分频<br>100: 5分频<br>101: 6分频<br>110: 7分频<br>111: 8分频                                      |

## TEST MODE (LOC, 0x0D)

| 位   | 名称             | 访问类型 | 复位   | 描述                                                                                                                                                                                                                                                                                                      |
|-----|----------------|------|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7   | TEST MODE CTRL | RW   | 0    | 测试向量输出模式选择<br>0: 循环模式<br>1: 单次模式                                                                                                                                                                                                                                                                        |
| 6   | RSV            | RW   | 0    | 保留位                                                                                                                                                                                                                                                                                                     |
| 5   | RESET PN LONG  | RW   | 0    | PN23长伪随机序列复位。当该位为1时,PN23长序列复位<br>值为0x3AFF                                                                                                                                                                                                                                                               |
| 4   | RESET PN SHORT | RW   | 0    | PN9短伪随机序列复位。当该位为1时,PN9短序列复位值为0x0092                                                                                                                                                                                                                                                                     |
| 3:0 | TEST MODE      | RW   | 0000 | 内置测试输出模式选择,启用后OR管脚将做为最高位,与数据输出端口一起,输出对应的测试数据 0000:测试模式关闭,正常输出模式 0001:二进制移码中值 0010:二进制移码正最大值 0011:二进制移码负最大值 0100:棋盘格 0101:PN23长伪随机序列,多项式为X <sup>23</sup> +X <sup>18</sup> +1,输出时低位进行截断处理 0110:PN9短伪随机序列,多项式为X <sup>9</sup> +X <sup>5</sup> +1,输出时高位进行补0 0111:1/0交替输出 1000:用户测试模式,输出自定义测试向量 1001~1111:保留位 |

## OFFSET ADJUST (LOC, 0x10)

| 位   | 名称            | 访问类型 | 复位   | 描述                                                                                          |
|-----|---------------|------|------|---------------------------------------------------------------------------------------------|
| 7:6 | RSV           | RW   | 00   | 保留位                                                                                         |
| 5:0 | OFFSET ADJUST | RW   | 0x00 | 输出偏移调整,调整范围为-32LSB~+31LSB。此寄存器的值为二进制补码形式,配置后此寄存器的值将会在数据输出之前进行加和处理。处理完成后,才会检查超量程情况,并输出处理后的数据 |

## OUTPUT MODE (LOC, 0x14)

| 位   | 名称            | 访问类型 | 复位  | 描述                                                  |
|-----|---------------|------|-----|-----------------------------------------------------|
| 7:5 | RSV           | RW   | 000 | 保留位                                                 |
| 4   | OUTPUT ENABLE | RW   | 0   | 通道ADC输出使能。若只关闭一个通道,则关闭通道的输出会重复另一通道                  |
| 3   | RSV           | RW   | 0   | 保留位                                                 |
| 2   | OUTPUT INVERT | RW   | 1   | 输出反向<br>0: 反向输出<br>1: 正常输出                          |
| 1:0 | OUTPUT FORMAT | RW   | 01  | 输出格式<br>00: 二进制移码<br>01: 二进制补码<br>10: 格雷码<br>11: 保留 |

## OUTPUT ADJUST (GLO, 0x15)

| 位   | 名称                     | 访问类型 | 复位   | 描述                                                                                                                                                         |
|-----|------------------------|------|------|------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7:3 | RSV                    | RW   | 0x00 | 保留位                                                                                                                                                        |
| 2:0 | LVDS CURRENT<br>ADJUST | RW   | 001  | LVDS模式输出驱动电流调整<br>0000: 3.72mA<br>0001: 3.5mA<br>0010: 3.3mA<br>0011: 2.96mA<br>0100: 2.82mA<br>0101: 2.57mA<br>0110: 2.27mA<br>0111: 2mA<br>1000~1111: 保留 |

## CLK PHASE CTRL (GLO, 0x16)

| 位   | 名称            | 访问类型 | 复位   | 描述                           |
|-----|---------------|------|------|------------------------------|
| 7   | INVERT DCO    | RW   | 0    | DCO时钟输出相位反向                  |
| 6   | RSV           | RW   | 0    | 保留位                          |
| 5   | EVEN/ODD MODE | RW   | 0    | 输出模式选择<br>0: 复用方式<br>1: 交错方式 |
| 4:0 | RSV           | RW   | 0x00 | 保留位                          |

## DCO OUTPUT DELAY (GLO, 0x17)

| 位   | 名称                  | 访问类型 | 复位   | 描述                                       |
|-----|---------------------|------|------|------------------------------------------|
| 7   | DCO DELAY<br>ENABLE | RW   | 0    | DCO时钟延迟调整使能                              |
| 6:4 | RSV                 | RW   | 000  | 保留位                                      |
| 3:0 | DCO DELAY<br>ADJUST | RW   | 0000 | DCO输出延迟调整<br>延迟 = 输入时钟周期 × 5% × (寄存器值+1) |

## INPUT SPAN SELECT (GLO, 0x18)

| 位   | 名称               | 访问类型 | 复位   | 描述                                                                                                                                                                                              |
|-----|------------------|------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7:4 | RSV              | RW   | 0000 | 保留                                                                                                                                                                                              |
| 3:0 | INPUT FULL-SCALE | RW   | 0000 | 满量程输入电压选择,步进为0.022V<br>01111 = 2.087V <sub>P-P</sub><br><br>00001 = 1.772V <sub>P-P</sub><br>00000 = 1.75V <sub>P-P</sub><br>11111 = 1.727V <sub>P-P</sub><br><br>10000 = 1.383V <sub>P-P</sub> |

## TEST PATTERN1 LSB (GLO, 0x19)

| 位   | 名称                | 访问类型 | 复位   | 描述         |
|-----|-------------------|------|------|------------|
| 7:0 | TEST PATTERN1 LSB | RW   | 0x00 | 用户测试向量1低8位 |

### TEST PATTERN1 MSB (GLO, 0x1A)

| 位   | 名称                | 访问类型 | 复位   | 描述         |
|-----|-------------------|------|------|------------|
| 7:0 | TEST PATTERN1 MSB | RW   | 0x00 | 用户测试向量1高8位 |

#### TEST PATTERN2 LSB (GLO, 0x1B)

| 位   | 名称                | 访问类型 | 复位   | 描述         |
|-----|-------------------|------|------|------------|
| 7:0 | TEST PATTERN2 LSB | RW   | 0x00 | 用户测试向量2低8位 |

#### TEST PATTERN2 MSB (GLO, 0x1C)

| 位   | 名称                | 访问类型 | 复位   | 描述         |
|-----|-------------------|------|------|------------|
| 7:0 | TEST PATTERN2 MSB | RW   | 0x00 | 用户测试向量2高8位 |

#### TEST PATTERN3 LSB (GLO, 0x1D)

| 位   | 名称                | 访问类型 | 复位   | 描述         |
|-----|-------------------|------|------|------------|
| 7:0 | TEST PATTERN3 LSB | RW   | 0x00 | 用户测试向量3低8位 |

#### TEST PATTERN3 MSB (GLO, 0x1E)

| 位   | 名称                | 访问类型 | 复位   | 描述         |
|-----|-------------------|------|------|------------|
| 7:0 | TEST PATTERN3 MSB | RW   | 0x00 | 用户测试向量3高8位 |

#### TEST PATTERN4 LSB (GLO, 0x1F)

| 位   | 名称                | 访问类型 | 复位   | 描述         |
|-----|-------------------|------|------|------------|
| 7:0 | TEST PATTERN4 LSB | RW   | 0x00 | 用户测试向量4低8位 |

#### TEST PATTERN4 MSB (GLO, 0x20)

| 位   | 名称                | 访问类型 | 复位   | 描述         |
|-----|-------------------|------|------|------------|
| 7:0 | TEST PATTERN4 MSB | RW   | 0x00 | 用户测试向量4高8位 |

### SYNC CTRL (GLO, 0x3A)

| 位   | 名称                    | 访问类型 | 复位   | 描述                                                                                                    |  |
|-----|-----------------------|------|------|-------------------------------------------------------------------------------------------------------|--|
| 7:3 | RSV                   | RW   | 0x00 | 保留位                                                                                                   |  |
| 2   | NEXT SYNC ONLY        | RW   | 0    | 控制同步脉冲下次生效。当同步使能(0x3A,位1)与同步主使能(0x3A,位0)均为1时,将此位置为1后,芯片会在接收到第一个同步脉冲时同步内部时钟相位。在同步完成后,此位将自动清零,忽略之后的同步脉冲 |  |
| 1   | SYNC ENABLE           | RW   | 0    | 时钟同步使能                                                                                                |  |
| 0   | MASTER SYNC<br>ENABLE | RW   | 0    | 时钟同步主使能(总开关)                                                                                          |  |

#### TRANSFER (GLO, 0xFF)

| 位   | 名称       | 访问类型 | 复位   | 描述                                                       |
|-----|----------|------|------|----------------------------------------------------------|
| 7:1 | RSV      | RW   | 0x00 | 保留位                                                      |
| 0   | TRANSFER | RW   | 0    | 影子寄存器同步使能。该位使能后会将主寄存器的值更新至<br>从寄存器,从而控制功能生效。更新完成后此位将自动清零 |

### 应用

#### 电源和接地建议

接通GYC9643电源时,建议使用两个独立的1.8V电源:一个用于模拟输出(AV<sub>DD</sub>),一个用于数字输出(DRV<sub>DD</sub>)。建议采用多个不同大小容值的去耦电容对模拟和数字电源去耦,以覆盖不同频率电源去耦的要求。将这些去耦电容摆放在距离器件对应电源管脚尽可能近的位置,并使用尽可能短的导线连接。

对GYC9643进行布局布线时,建议在芯片下方铺设一个完整稳固的地平面,不建议进行分地处理。优秀的电源去耦,以及模拟、时钟和数字电路良好空间布局有利于实现该器件的最佳性能。

#### 裸露焊盘散热块建议

GYC9643底部的焊盘必须连接至模拟地(AGND),以实现最佳电性能和热性能。PCB板上的铜平面应与焊盘相匹配。铜平面应具有几个过孔,以实现最短的热路径,以便通过PCB板底部散热。这些过孔应使用非导电环氧树脂材料填充或阻塞。

为了使GYC9643和PCB板之间的覆盖率和附着力最大,建议将PCB板上的焊盘分割成几个均匀的部分。这样回流焊过程中在该器件和PCB板之间至少能保证多个连接点。使用无分区的连续平面可能导致该器件和PCB板之间仅有一个连接点。

#### Ⅴ灬管脚

应使用 $0.1\mu$ F电容将 $V_{CM}$ 管脚去耦接地(参见图16)。为了实现通道间最佳隔离效果, $V_{CM}$ 管脚和通道 A/通道B模拟输入网络,均应放置一个 $33\Omega$ 电阻。

## 订购信息

| 系列名称    | 产品型号              | 工作温度           | 封装形式     | 质量等级         |
|---------|-------------------|----------------|----------|--------------|
|         | GYC9643-250QF64I  | -40°C ~ +85°C  | QFN-64L  | 工业级          |
|         | GYC9643-250QF64M  | -55°C ~ +125°C | QFN-64L  | 普军级          |
| GYC9643 | GYC9643-250QF64N1 | -55°C ~ +125°C | QFN-64L  | GJB7400 N1 级 |
|         | GYC9643-250CQMM   | -55°C ~ +125°C | CQFP-64L | 普军级          |
|         | GYC9643-250CQMB   | -55°C ~ +125°C | CQFP-64L | GJB597 B 级   |

# 外形类型及尺寸图



